Pwodwi yo

XC6SLX4 Ranje konplè nan stock orijinal la

Deskripsyon kout:

 

Nimewo Pati Boyad: XC6SLX4

 

 

manifakti:AMD Xilinx

 

 

Nimewo pwodwi manifakti: XC6SLX4

 

 

dekri: IC FPGA 106 I/O 196CSBGA

Deskripsyon detaye: seri Field Programmable Gate Array (FPGA) IC 106 221184 3840 196-TFBGA, CSBGA

Nimewo Pati Entèn Kliyan

 


Pwodwi detay

Tags pwodwi

pwopriyete pwodwi:

TIP DEKRI
kategori Sikwi entegre (IC)  Embedded - FPGA (Field Programmable Gate Array)
manifakti AMD Xilinx
seri Spartan®-6 LX
Pake plato
estati pwodwi nan stok
Kantite LAB/CLB 300
Kantite eleman/inite lojik 3840
Bit total RAM 221184
I/O konte 106
Voltage - Powered 1.14V ~ 1.26V
kalite enstalasyon Kalite mòn sifas
Tanperati opere 0°C ~ 85°C (TJ)
Pakè/Anvlòp 196-TFBGA, CSBGA
Anbalaj Aparèy Founisè 196-CSPBGA (8x8)
Nimewo pwodwi debaz XC6SLX4

rapòte yon ensèk

Anviwònman ak ekspòtasyon klasifikasyon:

ATRIBI DEKRI
estati RoHS Konfòme ak spesifikasyon ROHS3
Nivo sansiblite imidite (MSL) 3 (168 èdtan)
estati REACH Pwodwi ki pa REACH
ECCN EAR99
HTSUS 8542.39.0001

Nòt:
1. Ensiste pi lwen pase sa yo ki nan lis anba Evalyasyon maksimòm absoli ka lakòz domaj pèmanan nan aparèy la.Sa yo se evalyasyon estrès
sèlman, epi operasyon fonksyonèl nan aparèy la nan sa yo oswa nenpòt lòt kondisyon pi lwen pase sa yo ki nan lis nan Kondisyon Fonksyònman pa ta dwe enplike.
Ekspozisyon nan kondisyon Evalyasyon maksimòm absoli pou peryòd tan ki pwolonje ka afekte fyab aparèy la.
2. Lè w ap pwograme eFUSE, VFS ≤ VCCAUX.Egzije jiska 40 mA aktyèl.Pou mòd lekti, VFS ka ant GND ak 3.45 V.
3. I/O limit maksimòm absoli aplike nan siyal DC ak AC.Overshoot dire se pousantaj yon peryòd done ke I/O a ensiste
pi lwen pase 3.45V.
4. Pou operasyon I/O, al gade nan UG381: Spartan-6 FPGA SelectIO Resources User Guide.
5. maksimòm pousantaj dépassement dire pou rankontre 4.40V maksimòm.
6. TSOL se tanperati a soude maksimòm pou kò konpozan.Pou direktiv soude ak konsiderasyon tèmik,
gade UG385: Spartan-6 FPGA anbalaj ak spesifikasyon Pinout.

Kondisyon Fonksyònman Rekòmande (1)
Senbòl Deskripsyon Min Tip Max Inite
VCCINT
Entèn vòltaj ekipman pou GND
-3, -3N, -2 Pèfòmans estanda(2)
1.14 1.2 1.26 V
-3, -2 Pèfòmans pwolonje(2)
1.2 1.23 1.26 V
-1L pèfòmans estanda (2)
0.95 1.0 1.05 V
VCCAUX(3)(4) Voltage ekipman oksilyè relatif a GND
VCCAUX = 2.5V(5)
2.375 2.5 2.625 V
VCCAUX = 3.3V 3.15 3.3 3.45 V
VCCO(6)(7)(8) Sòti vòltaj ekipman pou GND 1.1 – 3.45 V
VIN
Antre vòltaj relatif ak GND
Tout I/O
estanda
(eksepte PCI)
Tanperati komèsyal (C) -0.5 - 4.0 V
Tanperati endistriyèl (I) -0.5 - 3.95 V
Tanperati elaji (Q) -0.5 - 3.95 V
PCI I/O estanda (9)
–0.5 – VCCO + 0.5 V
IIN(10)
Maksimòm aktyèl nan PIN lè l sèvi avèk estanda PCI I / O
lè pi devan patipri dyod kranpon an.(9)
Komèsyal (C) ak
Tanperati endistriyèl (I)
– – 10 mA
Tanperati elaji (Q) – – 7 mA
Maksimòm aktyèl nan PIN lè pi devan biasing tè a dyòd kranpon.– – 10 mA
VBATT(11)
Batri vòltaj relatif a GND, Tj = 0 ° C a + 85 ° C
(LX75, LX75T, LX100, LX100T, LX150, ak LX150T sèlman)
1.0 - 3.6 V
Tj
Ranje operasyon tanperati Junction
Komèsyal (C) ranje 0 - 85 °C
Endistriyèl tanperati (I) ranje -40 - 100 °C
Elaji (Q) ranje tanperati -40 - 125 °C
Nòt:
1. Tout vòltaj yo relatif nan tè a.
2. Gade pèfòmans entèfas pou entèfas memwa nan Tablo 25. Yo espesifye seri pèfòmans pwolonje pou konsepsyon ki pa sèvi ak
estanda VCCINT vòltaj ranje.Se estanda vòltaj VCCINT yo itilize pou:
• Desen ki pa sèvi ak yon MCB
• Aparèy LX4
• Aparèy nan pakè TQG144 oswa CPG196 yo
• Aparèy ak klas vitès -3N
3. Rekòmande maksimòm vòltaj droop pou VCCAUX se 10 mV/ms.
4. Pandan konfigirasyon, si VCCO_2 se 1.8V, Lè sa a, VCCAUX dwe 2.5V.
5. Aparèy -1L yo mande VCCAUX = 2.5V lè w ap itilize LVDS_25, LVDS_33, BLVDS_25, LVPECL_25, RSDS_25, RSDS_33, PPDS_25,
ak PPDS_33 estanda I/O sou entrées.LVPECL_33 pa sipòte nan aparèy yo -1L.
6. Done konfigirasyon yo kenbe menm si VCCO desann nan 0V.
7. Gen ladan VCCO nan 1.2V, 1.5V, 1.8V, 2.5V, ak 3.3V.
8. Pou sistèm PCI, transmetè a ak reseptè a ta dwe gen pwovizyon komen pou VCCO.
9. Aparèy ak yon klas vitès -1L pa sipòte Xilinx PCI IP.
10. Pa depase yon total de 100 mA pa bank.
11. VBATT oblije kenbe kle AES RAM (BBR) ki apiye batri a lè VCCAUX pa aplike.Yon fwa ke VCCAUX aplike, VBATT kapab
dekonekte.Lè BBR pa itilize, Xilinx rekòmande pou konekte ak VCCAUX oswa GND.Sepandan, VBATT ka dekonekte.


  • Previous:
  • Pwochen:

  • Kite Mesaj Ou

    Pwodwi ki gen rapò

    Kite Mesaj Ou